Verilog设计如下
//描述:数据位16位,下降沿16位,地址位16位
verilog实现对16位RAM的设计
(四)功能测试
测试一:
verilog实现对16位RAM的设计
验证第一组: 20ns下降沿,但因读写同时进行,DOUT1无效
验证第二组: 40ns下降沿有效,实行写入操作,读出DOUT=EDA8

测试二
verilog实现对16位RAM的设计
验证第三组:40ns时:下降沿有效:但之前WR和CLK不同时有效,故读出0000
验证第四组:140ns时,下降沿有效,实行读操作,读取1030地址生效时100ns写入的数据BB0F

测试成功!!

相关文章:

  • 2022-12-23
  • 2021-10-13
  • 2021-07-21
  • 2021-09-03
  • 2021-09-15
  • 2021-11-08
  • 2021-08-17
  • 2022-12-23
猜你喜欢
  • 2022-12-23
  • 2021-11-23
  • 2021-11-28
  • 2022-12-23
  • 2022-12-23
  • 2021-11-28
  • 2021-10-31
相关资源
相似解决方案