1、介电常数

1、FPGA设计-硬件设计 (1)相对介电常数是两块金属板之间以绝缘材料为介质的电容量与同样两块之间以真空为介质的电容量比值。
(2)介电常数影响传输线的阻抗。介电常数较小,信号传输速度越快。

2、传输走线

1、FPGA设计-硬件设计基本阻抗原则:单端走线50Ω,差分走线100Ω,生产厂家偏差±5%。

3、布线方法
3.1、减少串扰

1、FPGA设计-硬件设计

3.2、差分走线

LVDS模块和GXB模块分别采用LVDS和CML差分走线。
1、FPGA设计-硬件设计

4、FPGA电源

(1)FPGA核心电压应该在I/O之前上电
1、FPGA设计-硬件设计(2)FPGA电源
1、FPGA设计-硬件设计本文为读书笔记

相关文章: