有时真的要感慨一下自己电路学的够烂的,啥都不会,做示波器要学习分频电路,学呗。。
将D触发器的Q非端接到数据输入端D即可实现二分频,说白了就是CLK时钟信号的一个周期Q端电平反转一次,很好理解。
S 和R 接至基本RS 触发器的输入端,它们分别是预置和清零端,低电平有效。当S=1且R=0时,不论输入端D为何种状态,都会使Q=0,Q非=1,即触发器置0;当S=0且R=1时,Q=1,Q非=0,触发器置1,S和R通常又称为直接置1和置0端。我们设它们均已加入了高电平,不影响电路的工作。
今天也简单看看74系列芯片,也总结一下:
1.74ls为TTL电平,74hc为CMOS电平
2.TTL不能直接驱动CMOS电平,需要加上拉电阻,而CMOS可以直接驱动TTL
3.TTL器件需5V供电才能工作,CMOS则为2-6V
4.74系列为民用,54系列为军工产品
相关文章:
- 【D触发器】 2021-12-02
- D触发器 2021-12-15
- 电子技术-时序电路触发器总结(基本RS、同步RS、主从RS触发器、JK触发器、D触发器) 2021-08-12
- 基本D触发器、同步D触发器和异步D触发器的Verilog描述 2021-12-02
- quartus仿真35:D触发器和JK触发器构成的异步时序电路 2021-06-19
- 触发器(基本的SR触发器、同步触发器、D触发器) 2021-12-15
- 数字电路触发器(同步触发器) 2021-12-02