deyicun

FPGA产生PLL

LED子module,显示FPGA在运行

USB控制子module,USB时钟输入,状态输入,总线输出,USBFIFO地址总线,数据双向总线。

USB状态机,Flaga有效时,转为读状态,flaga为0,转为stop状态

Flagb有效,且FIFO为空时,转为写状态。

否则时IDLE。

状态改变时,产生FX2时序

FIFO实现异步:USB时钟域和FPGA控制时钟域通过FIFO连接。

分类:

技术点:

相关文章:

  • 2021-11-11
  • 2022-03-09
  • 2022-03-11
  • 2022-02-21
  • 2022-12-23
  • 2021-11-01
  • 2021-10-12
  • 2021-12-19
猜你喜欢
  • 2018-03-23
  • 2021-06-15
  • 2022-12-23
  • 2021-12-10
  • 2021-07-04
  • 2021-10-05
  • 2021-10-05
相关资源
相似解决方案