integrated-circuit-testing

前面的随笔写过:零点、极点以及用零点抵消极点的实例 - 颜秋哥 - 博客园 (cnblogs.com)

留下一个疑问,这里对这个疑问进行一点简单的解释。

我们先建立运放的简单模型:

我们将这个模型用于之前的电路仿真:

频域的AC仿真结果与之前近似,再看一下更直观的时域仿真:

那么,现在,知道时域仿真的谐振峰来自哪里了么?

很多时候,会拉普拉斯变换,进而就会简单的运放建模,这样就不是很依赖于运放的仿真模型是否存在了。

补充一句,想要获得理想运放,电压控制电压源改成很大的放大倍数即可。就不再演示理想情况了。

这里使用环路增益测量的方法,来看一下环路增益的影响:

环路增益在转折频率处开始,是以40dB/十倍频程衰减的。为了练习一下,也可以使用Middlebrook的方法测量:

有没有好奇,为什么环路增益是电压比电压,而闭环的传递函数是电压比电流?

这个I-V转换电路,反馈信号是电压,在输入端是并联,也就是电压并联反馈,或者叫电压-电流反馈,或者叫并联-并联反馈,根据《模拟CMOS集成电路设计》中的计算,闭环增益:

Vout/Iin=Ro/(1+gmF*Ro)

其中环路增益 = gmF*Ro。注意,环路增益是没有量纲的。

分类:

技术点:

相关文章:

  • 2021-06-18
  • 2021-11-03
  • 2021-11-14
  • 2021-04-27
  • 2021-05-27
  • 2021-11-14
  • 2021-11-14
猜你喜欢
  • 2021-09-14
  • 2021-11-01
  • 2021-11-14
  • 2021-07-20
  • 2021-10-19
  • 2021-06-02
  • 2021-11-14
相关资源
相似解决方案