流程:每个时钟周期可以传输的数据比特。
延迟:从输入到时钟周期的输出数据需要经验。
时间:两个元件之间的最大延迟,最高时钟速度。

1 採用流水线能够提高 流量;
比如计算X^3,迭代结构


流水线:
FPGA 设计流程,延迟,时间
此时 
流量=8/1
时滞=3
时序=乘法器延迟
2 假设要求低时滞则能够去掉寄存器

3 减少时序,提高时钟频率的方法
FPGA 设计流程,延迟,时间

版权声明:本文博主原创文章,博客,未经同意不得转载。

相关文章:

  • 2022-12-23
  • 2022-01-04
  • 2022-12-23
  • 2022-03-12
  • 2021-07-12
  • 2022-01-13
  • 2021-08-03
  • 2021-08-08
猜你喜欢
  • 2022-12-23
  • 2022-12-23
  • 2021-10-14
  • 2021-11-20
相关资源
相似解决方案