在初次的cpld电路设计的时候,遇到了这样的一个问题,整个系统是3.3V的系统,选用的cpld是XC9536-10VQ44C,芯片供电电压5V。他的io可以配置成3.3V和5V两种形式,因此,选用的时候,io口配置成了3.3V如下图,问题就有了,那在设计jtag的时候,上拉电阻应该上拉到那个电压呢?实验证明,jtag应该上拉到与io口相同的电平上。而上拉到供电电压的现象并不是损坏芯片,而是导致不能正常下载程序,具体到软件上的显示就是不能正确读出”Device IDCODE “。几幅关键的截图如下:

CPLD和FPGA中不同电压的JTAG电路设计注意事项

----------------------------------------------------------------------------------------------------------------------------------------------------------------

CPLD和FPGA中不同电压的JTAG电路设计注意事项

版权声明:本文为博主原创文章,未经博主允许不得转载。

相关文章:

  • 2021-12-04
  • 2021-08-16
  • 2021-12-22
  • 2021-05-18
  • 2021-07-15
  • 2022-12-23
  • 2021-09-14
  • 2022-01-24
猜你喜欢
  • 2022-01-15
  • 2022-12-23
  • 2022-02-09
  • 2022-01-09
  • 2022-12-23
  • 2021-11-08
  • 2021-09-16
相关资源
相似解决方案