1.HSI内部高速时钟,时钟频率约等于8MHZ,内部RC振荡器产生(不够稳定)。可作为系统时钟的一个选择(上图系统时钟旁的额一个选择)
2.HSE外部高速时钟,接晶振产生(开发板上是8兆),可直接作为系统时钟时钟的时钟源。PLL(锁向环,用作倍频)。
3.LSE低速外部时钟,接晶振产生(开发板上是32.768KHz)
4..LSI内部低速时钟,时钟频率约等于40KHz,独立看门狗时钟来源。MCO(PA8)输出引脚,输出内部时钟(SYSCLK,HSI,HSE,PLLCLK的两分频)。
1.HSI内部高速时钟,时钟频率约等于8MHZ,内部RC振荡器产生(不够稳定)。可作为系统时钟的一个选择(上图系统时钟旁的额一个选择)
2.HSE外部高速时钟,接晶振产生(开发板上是8兆),可直接作为系统时钟时钟的时钟源。PLL(锁向环,用作倍频)。
3.LSE低速外部时钟,接晶振产生(开发板上是32.768KHz)
4..LSI内部低速时钟,时钟频率约等于40KHz,独立看门狗时钟来源。MCO(PA8)输出引脚,输出内部时钟(SYSCLK,HSI,HSE,PLLCLK的两分频)。
相关文章: