在设计过程中. 我发现了multisim7的一个bug: 74160芯片的CLK引脚处有小圆圈, 按理说该芯片的触发方式为下降沿触发——可在实际使用时, 我发现该芯片的触发方式为上升沿触发. 若被此处bug迷惑, 对后面的设计非常不利, 甚至会陷入到自我怀疑的困境中. 

       我没有直接将低位74160的RCO引脚连接到高位74160的CLK引脚, 这是因为若这样连接, 电路状态到达×8后, 下一有效时刻的状态会变为(×+1)9, 之后再变化到(×+1)0: 这显然是不合理的. 导致这一现象的原因是74160在状态到达1001时, RCO由0->1, 相当于为高位74160芯片提供了一个上升沿, 高位74160的计数值+1: 实际上应该是低位74160芯片的状态由1001->0000时, RCO再由0->1. 

        根据上述分析, 我以低位74160芯片的四个状态输出引脚作为输入, 设计了向高位74160进位的组合逻辑电路. 分析过程如下:

异步一百进制加法计数器设计(两片74160组合而成)

        根据上述真值表得出的Y的逻辑表达式进行连接, 便可消除上面提到的问题. 

附: 

异步一百进制加法计数器设计(两片74160组合而成)

异步一百进制加法计数器设计(两片74160组合而成)

异步一百进制加法计数器设计(两片74160组合而成)

相关文章:

  • 2021-11-25
  • 2021-11-17
  • 2021-05-30
  • 2021-04-03
  • 2021-04-18
  • 2021-06-12
  • 2021-05-21
  • 2022-01-01
猜你喜欢
  • 2021-04-19
  • 2021-05-28
  • 2021-09-09
  • 2021-05-24
  • 2021-09-23
  • 2021-04-30
  • 2021-04-04
相关资源
相似解决方案