• SX1276/77/786个通用IO引脚在LoRaTM模式下均可用。
  • 映射关系取决于 RegDioMapping1 和 RegDioMapping2 这两个寄存器的配置。

LoRa 模式下的 DIO 映射表: 

【LoRa】sx1276/77/78 6个DIO引脚映射配置关系

相关释义:

RxDone 接收完成中断,芯片切换回待机模式。
TxDone 发射完成中断。
CadDone 设置CAD模式后调制解调器会产生CadDone中断。(无论是否有信号到来)
CAD_Detected 当有匹配(相同的频率和扩频因子)的信号到来时,产生CAD_Detected中断。
FhssPresentChannel

频率(信道)改变时产生的中断。

通过跳频发送和接受的过程从信道0开始。所以前导码和报头部分首先会在信道0发送。每次开始发送数据包,信道计数器FhssPresentChannel(位于RegHopChannel)读数会增加,并产生中断信号FhssChangeChannel以实现跳频

RxTimeout

数据接收超时中断。

在RX单一模式下,调制解调器在给定的时间窗口内搜索前导码。如果在该时间窗口(由RegSymbTimeout寄存器定义 ,10位长度的时间0~0x3FF)结束时还未找到前导码,表示等待接收超时,则芯片会产生 RxTimeout 中断信号并切换回待机模式 。

PllLock PLL被锁定中断。
ValidHeader 检测到有效报头中断。
PayloadCrcError 在有效负载结束时,如果负载CRC无效,则会产生RxDone中断信号及PayloadCrcError中断信号。
ModeReady 模式准备完成中断。当准备好 Mode 中要求的工作模式时,设置该位,改变工作模式时清除该位。

相关文章:

  • 2021-07-23
  • 2021-07-06
  • 2021-07-14
  • 2022-12-23
  • 2022-12-23
  • 2022-12-23
  • 2021-05-28
  • 2021-09-23
猜你喜欢
  • 2021-11-25
  • 2022-12-23
  • 2021-05-12
  • 2021-10-11
  • 2021-09-05
  • 2021-08-23
  • 2021-05-17
相关资源
相似解决方案