中断系统的硬件结构

IE0:外部中断0申请标志位

=0 没有外部中断申请

=1 有外部中断申请

TF0:定时器0溢出中断申请标志位

=0 定时器未溢出

=1 定时器溢出申请中断,进中断后自动清零

IE1:外部中断1申请标志位

=0 没有外部中断申请

=1 有外部中断申请

TF1:定时器1溢出中断申请标志位

=0 定时器未溢出

=1 定时器溢出申请中断,进中断后自动清零

RI:串行口接收申请标志位

TI:串行口发送申请标志位

TF0/TF1:可用于中断申请或供CPU查询,在进入中断程序后会自动清零,但在查询方式中必须人为清零

EX0/EX1/ET0/ET1/ES位:

分别是INT0/INT1Timer0/Timer1串行口的中断允许控制位

EA:总的中断允许控制位

=0 禁止所有中断

=1 允许所有中断

IP 中断优先级控制寄存器

相关文章:

  • 2021-05-19
  • 2021-12-05
  • 2021-12-05
  • 2021-04-12
  • 2021-08-04
  • 2022-12-23
猜你喜欢
  • 2021-08-19
  • 2022-03-01
  • 2022-01-15
  • 2021-07-14
  • 2021-09-09
相关资源
相似解决方案