verilog掌握:语法和C语言类似,看看,不用几个小时就可以了。

modelsim的简单使用:

1,新建工程文件New>>project

MIPS架构的cpu设计仿真(武汉大学)——2

2,确定工程名以及library名

MIPS架构的cpu设计仿真(武汉大学)——2

3,然后创建文件或是导入已存在的文件(为了后面的仿真演示,所以我这里就直接导入了写好的一个在取址模块

MIPS架构的cpu设计仿真(武汉大学)——2

4,导入文件

MIPS架构的cpu设计仿真(武汉大学)——2

5,然后编译文件(选择全部编译)

MIPS架构的cpu设计仿真(武汉大学)——2

6,进入library工作页,点击编译好的模块进行仿真

MIPS架构的cpu设计仿真(武汉大学)——2

7,选择要查看的信号,添加监视(我用的VS里的说法。。。。。)

MIPS架构的cpu设计仿真(武汉大学)——2

8,点击运行

MIPS架构的cpu设计仿真(武汉大学)——2

9,观察波形图

MIPS架构的cpu设计仿真(武汉大学)——2

10,完成基本操作


关于modelsim的踩的坑:

1.     modelsim要先保存,然后才编译,否则直接点编译的话,modelsim会给你编译你保存前的源代码。。。。。

而且丫的它还会显示编译成功(话说当然能成功了,毕竟一开始是空白页)

我头一次见如此厚颜(s)无耻(b)的软件。。。。谁设计的这么坑的软件,是不是傻。。。是不是傻。。。。

2. 双击编译错误时的error字段就可以知道错误点


相关文章:

  • 2021-12-14
  • 2021-07-15
  • 2021-11-24
  • 2021-07-07
  • 2021-11-03
  • 2021-12-09
  • 2021-12-16
猜你喜欢
  • 2021-05-15
  • 2022-12-23
  • 2022-02-17
  • 2021-11-23
  • 2021-11-23
  • 2021-09-16
  • 2022-12-23
相关资源
相似解决方案