在博文:时序分析之静态分析基础中提到了一次时钟偏斜问题,只是一笔带过而已,这里重新拿过来看看,并且添加时钟抖动(Jitter)相关知识点,这是学习FPGA经常遇到的名词。

先贴出来时钟偏斜的定义:

数字电路时钟问题——Jitter与Skew区别

时钟抖动(jitter)定义:

数字电路时钟问题——Jitter与Skew区别

简言之,skew通常是时钟相位上的不确定,而jitter是指时钟频率上的不确定。造成skew和jitter的原因很多。

由于时钟源到达不同寄存器所经历路径的驱动和负载的不同,时钟边沿的位置有所差异,因此就带来了skew。

而由于晶振本身稳定性,电源以及温度变化等原因造成了时钟频率的变化,就是jitter。

 

参考文章:数字电路时钟问题——Jitter与Skew区别

 

 

 

 

 

相关文章:

  • 2022-12-23
  • 2021-05-25
  • 2021-04-07
  • 2021-08-05
  • 2021-07-16
  • 2021-05-07
  • 2021-09-13
  • 2021-08-10
猜你喜欢
  • 2022-01-17
  • 2021-05-09
  • 2021-10-18
  • 2021-07-31
相关资源
相似解决方案