如果不使用CPLD或者FPGA作为地址译码器,那么74LS138芯片会是一个很好的选择。74LS138的A、B、C产生8位74LS138用作地址译码器74LS138用作地址译码器

低电平有效的输出Y0-Y7,每个输出连接到存储器的CS端。S3、S2接地,S1=1时候选中74LS138芯片。

74LS138用作地址译码器


请看图,计算Y4所控制的地址范围。


首先:A19   A18  A17   A16   A15    A14 

   1        1      1       1        0        0

这样才能选中芯片并且选中芯片的Y4引脚。

A13    A12 A11  A10  A9   A8   A7   A6  A5  A4  A3  A2  A1  A0 

0         0      0       0     0     0      0     0     0    0    0   0     0     0

1         1       1       1     1      1     1     1     1   1     1   1     1     1

即是全1或者全0的时候。那么Y4的地址范围是:F0000H到F3FFFH。


注意:A19、A18、A17必须是1来**译码器。




更多详细信息请查看java教程网 http://www.itchm.com/forum-59-1.html

相关文章:

  • 2021-12-26
  • 2022-12-23
  • 2021-05-19
  • 2021-09-08
  • 2021-12-26
  • 2021-12-26
  • 2021-12-20
  • 2022-12-23
猜你喜欢
  • 2021-06-19
  • 2021-07-04
  • 2021-08-09
  • 2021-04-13
  • 2021-12-03
相关资源
相似解决方案