- 使用说明
操作环境:
- Windows 7/10 64bit;
- Xilinx Vivado 2017.4。
本文档以光盘"Demo\FPGA-HLS-demos"目录下的tl-hls-led-flash例程为例,演示使用TcL脚本生成Zynq PL端Vivado工程的步骤。
将光盘"Demo\FPGA-HLS-demos"文件夹复制到Windows非中文路径下,例如复制到C盘根目录。注意:Windows路径有长度限制,路径太长会导致出错。
- 打开Vivado Tcl命令行终端
在Windows开始菜单打开Vivado 2017.4 Tcl Shell。
- 执行Tcl脚本生成HLS工程
(1)进入HLS脚本所在目录tl-hls-xxx/vivado_hls/src/:
Vivado% cd F:/FPGA-HLS-demos/tl-hls-led-flash/vivado_hls/src
(2)执行run.tcl脚本生成HLS工程:
Vivado% vivado_hls run.tcl
打印信息没有报errors,并提示Exiting vivado_hls则表示HLS工程生成成功。生成的工程当前目录下:
- 打开HLS工程
(1)打开Vivado HLS 2017.4。
(2)点击Open Project打开prj工程。
打开成功: