1、时钟域:MSYS、DSYS、PSYS
(1)因为S5PV210的时钟体系比较复杂,内部外设模块太多,因此把整个内部的时钟划分为3大块叫做3个域。
(2)MSYS:CPU(Cortex-A8内核)、DDR控制器(DMC0和DMC1)、iRAM和iROM等。
(3)DSYS:都是和视频显示、编减码等有关的模块。
(4)PSYS:和内部的各种外设时钟有关。如:串口、SD接口、I2C、AC97、USB等。
(5)为什么内部要分为3个域,怎么划分?因为210内部的这些模块彼此工作时钟速率差异太大了,所以有必要把高速的放一起,相对低速的放一起。
2、时钟来源:晶振 + 时钟发生器
(1)S5PV210外部有4个晶振接口,设计板子硬件时可以根据需要来决定在哪里接晶振。接了晶振之后上电相应的模块就能产生振荡,产生原始时钟。原始时钟再经过一系列的筛选开关进入相应的PLL电路生成倍频后的高频时钟。高频时钟再经过分频到达芯片内部各模块上。(有些模块譬如串口内部还有进一步的分频器进行再次分频使用)。
3、PLL:APLL、MPLL、EPLL、VPLL、
APLL:Cortex-A8内核 MSYS域
MPLL&EPLL:DSYS PSYS
VPLL:Video视频相关模块S5PV210的时钟系统简介

S5PV210的时钟系统简介

相关文章: