Xilinx VIVADO固化流程

  • 纯verilog工程,不涉及SDK代码的固化流程:

    综合,实现,生成比特流后,点击Tools—Generate Memory Cinfiguration File…
    xilinx FPGA 固化代码流程

如图,选择所用FLASH的类型,设置生成mcs文件名,选择生成的比特流文件,文件保存路径自动显示为如图。
xilinx FPGA 固化代码流程

板子上电,连好JTAG,Open Target后,点击Add Configuration Memory Device
xilinx FPGA 固化代码流程

如图,选择所用的flash器件(我用的是28f00ap30t-bpi-x16)
xilinx FPGA 固化代码流程

出现如图所示对话框,问是否要编程flash,选择ok
xilinx FPGA 固化代码流程
设置好如下选项:(我用的是28f00ap30t-bpi-x16)
xilinx FPGA 固化代码流程
然后就开始固化程序了,等待固化完成,断点,断开JTAG,再上电,可以发现会自动从flash加载程序,Done引脚变高,灯变亮,说明程序加载完毕。固化成功。

  • 含SDK的固化流程

在SDK中选择Xilinx Tools–Program FPGA,bootloop选项中选择elf文件,然后下载。
xilinx FPGA 固化代码流程
点击Xilinx Tools—Program Flash,选择download.bit,选择所用的flash类型,点击program
xilinx FPGA 固化代码流程
下载完成后,断电,断开JTAG,上电,可以看到正常运行。
还有一种方法是在vivado中关联elf,再生成bit,再生成mcs,再固化。没试过,不知道如何关联。

相关文章:

  • 2021-06-26
  • 2021-11-24
  • 2021-07-15
  • 2022-12-23
  • 2022-01-20
  • 2021-06-18
  • 2021-06-16
  • 2022-12-23
猜你喜欢
  • 2021-08-31
  • 2021-04-24
  • 2021-08-07
  • 2021-11-04
  • 2022-01-08
  • 2021-09-13
  • 2021-09-09
相关资源
相似解决方案